Elbrus 2000 - Elbrus 2000

Elbrus 2000
Allgemeine Information
Gestartet 2008 ; vor 13 Jahren ( 2008 )
Entworfen von Moskauer Zentrum für SPARC-Technologien (MCST)
Gängige Hersteller
Leistung
max. CPU- Taktrate 300 MHz
Architektur und Klassifizierung
Befehlssatz Elbrus, x86
Physikalische Spezifikationen
Kerne

Der Elbrus 2000 , E2K ( russisch : Эльбрус 2000 ) ist ein russischer 512 Bit breiter VLIW- Mikroprozessor, der vom Moskauer Zentrum von SPARC Technologies (MCST) entwickelt und von TSMC hergestellt wurde .

Es unterstützt zwei Befehlssatzarchitekturen (ISA):

Dank seiner einzigartigen Architektur kann der Elbrus 2000 20 Befehle pro Takt ausführen , sodass er selbst mit seiner bescheidenen Taktrate im nativen VLIW- Modus mit viel schneller getakteten superskalaren Mikroprozessoren konkurrieren kann .

Aus Sicherheitsgründen kann der Elbrus 2000 Architektur implementiert dynamische Datentyp-Kontrolle während der Ausführung . Um unberechtigten Zugriff zu verhindern, wobei jeder Zeiger hat zusätzliche Art Information , die verifiziert wird , wenn die zugehörigen Daten zugegriffen wird.

Unterstützte Betriebssysteme

Informationen zum Elbrus 2000

Produziert 2005
Verfahren CMOS 0,13 µm
Taktfrequenz 300 MHz
Spitzenleistung
  • 64-Bit: 5,8 GIPS
  • 32-Bit: 9,5 GIPS
  • 16 Bit: 12,3 GIPS
  • 8-Bit: 22.6 GIPS
Datei Format
  • Ganzzahl: 32, 64
  • Schwimmer: 32, 64, 80
Zwischenspeicher
  • 64 KB L1-Befehlscache
  • 64 KB L1-Datencache
  • 256 KB L2-Cache
Datenübertragungsrate
  • zu cachen: 9,6 GByte/s
  • zum Hauptspeicher: 4,8 GByte/s
Transistoren 75,8 Millionen
Verbindungsschichten 8
Verpackung / Stifte HFCBGA / 900
Chipgröße 31×31×2,5 mm
Stromspannung 1,05 / 3,3 V
Energieverbrauch 6 W

Nachfolger

Verweise

Externe Links